​IEEE杯

IEEE

u=2649689164,2501550349&fm=26&gp=0.jpg

l 杯赛题目:28GHz 相控阵收发器阵列的单元设计与系统验证

l 参赛要求:A组、B组 AB组区别说明请查看章程

l 设计任务:

1.   单路收发器架构设计(直接或超外差变频方式,移相器在信号链路中的位置选择等)

2.   部分关键电路(移相器,收发开关)的设计与版图实现,包括后仿(post-layout simulation)

3.   总体相控阵系统的系统仿真,得到beam steering结果

4.   采用Cadence 45nm CMOSPDK工艺库或自有的45/55/65nm PDK

l 设计指标:

1.   系统架构与关键指标

1)   移相器在信号链路中的位置:RF phase-shift (IBM 2017) or in the baseband (IF) (Intel 2019)

2)   由射频(28GHz)到输出中频(3GHz)的直接变频或超外差变频

3)   移相器设计指标:移相分辨率5º (参考IBM’s 32-elements 5º),或用比特数n表示: n=6
(#º = 360º/2
n)

4)   T/R开关设计及性能指标参考IBM 2017年工作

l 提交内容:设计文档需有收发模式(单路)各自的系统性能行为级仿真结果与分析

l 主要参考文献:

1.   IBM 2017ISSCC (包括slides)/JSSC文章

1)   28GHz, 32-elements TRX IC sand antenna phased array

2)   ISSCC paper: “A 28GHz 32-Element Phased-Array Transceiver IC with Concurrent Dual Polarized Beams and 1.4 Degree Beam-Steering Resolution for 5G Communication,” p. 128, Feb. 2017

3)   JSSC article: “A 28-GHz32-Element TRX Phased-Array IC With Concurrent Dual-Polarized Operation and Orthogonal Phase and Gain Control for 5G Communications,” p. 3373, Dec. 2017


2.   Intel’s 2019 ISSCC(w/ slides)
      E-band (71-76GHz) 64-element phased array

1) “A Scalable 71-to-76GHz 64-Element Phased-Array Transceiver Module with 2×2 Direct-Conversion IC in 22nm FinFET CMOS Technology,” ISSCC, p. 174, Feb. 2019

isscc_20_samsung_hpark_39ghz_16_ch_phased_array‍:文献点击下载

l 参考文献主要参考指标:

1.   IBM 28GHz 32-Element Phased Array: TXRX Path Schematic

2.   IBM 2017 Chip: Key Performance

    3.   Intel 71-76GHz 64-Element Phased Array Design Schematic

Intel Design Key Performance

l 注意事项:

1.   参加企业命题杯赛的作品,杯赛出题企业有权在同等条件下优先购买参加本企业杯赛获奖团队作品的知识产权。

2.   大赛组委会和杯赛企业对参赛作品的提交材料拥有使用权和展示权。